计算机组成原理选择题题库 |
您所在的位置:网站首页 › 计算机组成原理 答案 › 计算机组成原理选择题题库 |
目录
第一套 第二套 第三套 第四套 第五套 第六套 第七套 第八套 第九套 第十套 第一套一、选择题(每小题1分,共15分) 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。 A 并行 B 冯·诺依曼 C 智能 D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。 A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3 以下有关运算器的描述,( C )是正确的。 A 只做加法运算 B 只做算术运算 C 算术运算与逻辑运算 D 只做逻辑运算 4 EEPROM是指(D )。 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 5 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。 A cache-主存 B 主存-辅存 C cache-辅存 D 通用寄存器-cache 6 RISC访内指令中,操作数的物理位置一般安排在( D )。 A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个通用寄存器 D 两个通用寄存器 7 当前的CPU由( B )组成。 A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU、主存 8 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( A )。 A 具备同等水平 B 不具备同等水平 C 小于前者 D 大于前者 9 在集中式总线仲裁中,( A)方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链 10 CPU中跟踪指令后继地址的寄存器是(C )。 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 11 从信息流的传输速度来看,(A )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线 12 单级中断系统中,CPU一旦响应中断,立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求 13 安腾处理机的典型指令格式为( C )位。 A 32位 B 64位 C 41位 D 48位 14 下面操作中应该由特权指令完成的是(B )。 A 设置定时器的初值 B 从用户模式切换到管理员模式 C 开定时器中断 D 关中断 15 下列各项中,不属于安腾体系结构基本特征的是( D )。 A 超长指令字 B 显式并行指令计算 C 推断执行 D 超线程 第二套 1 冯·诺依曼机工作的基本方式的特点是( B )。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 2 在机器数( B )中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码 3 在定点二进制运算器中,减法运算一般通过( D )来实现。 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器 4 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D )。 A 0—64MB B 0—32MB C 0—32M D 0—64M 5 主存贮器和CPU之间增加cache的目的是( A )。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 6 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C )。 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 7 同步控制是( C )。 A 只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 8 描述PCI总线中基本概念不正确的句子是( CD )。 A PCI总线是一个与处理器无关的高速外围设备 B PCI总线的基本传输机制是猝发式传送 C PCI设备一定是主设备 D 系统中只允许有一条PCI总线 9 CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为( B )。 A 512KB B 1MB C 256KB D 2MB 10 为了便于实现多级中断,保存现场信息最有效的办法是采用(B )。 A 通用寄存器 B 堆栈 C 存储器 D 外存 11 特权指令是由(B/c? )执行的机器指令。 A 中断程序 B 用户程序 C 操作系统核心程序 D I/O程序 12 虚拟存储技术主要解决存储器的( B )问题。 A 速度 B 扩大存储容量 C 成本 D 前三者兼顾 13 引入多道程序的目的在于( A )。 A 充分利用CPU,减少等待CPU时间 B 提高实时响应速度 C 有利于代码共享,减少主辅存信息交换量 D 充分利用存储器 14 64位双核安腾处理机采用了( B )技术。 A 流水 B 时间并行 C 资源重复 D 流水+资源重复 15 在安腾处理机中,控制推测技术主要用于解决( B)问题。 A 中断服务 B 与取数指令有关的控制相关 C 与转移指令有关的控制相关 D 与存数指令有关的控制相关 第三套1 下列数中最小的数是( c)。 A (101001)2 B (52)8 C (101001)BCD D (233)16 2 某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是( D )。 A 8,512 B 512,8 C 18,8 D 19,8 3 在下面描述的汇编语言基本概念中,不正确的表述是(D )。 A 对程序员的训练要求来说,需要硬件知识 B 汇编语言对机器的依赖性高 C 用汇编语言编写程序的难度比高级语言小 D 汇编语言编写的程序执行速度比高级语言慢 4 交叉存储器实质上是一种多模块存储器,它用(A )方式执行多个独立的读写操作。 A 流水 B 资源重复 C 顺序 D 资源共享 5 寄存器间接寻址方式中,操作数在( B )。 A 通用寄存器 B 主存单元 C 程序计数器 D 堆栈 6 机器指令与微指令之间的关系是(A )。 A 用若干条微指令实现一条机器指令 B 用若干条机器指令实现一条微指令 C 用一条微指令实现一条机器指令 D 用一条机器指令实现一条微指令 7 描述多媒体CPU基本概念中,不正确的是( CD )。 A 多媒体CPU是带有MMX技术的处理器 B MMX是一种多媒体扩展结构 C MMX指令集是一种多指令流多数据流的并行处理指令 D 多媒体CPU是以超标量结构为基础的CISC机器 8 在集中式总线仲裁中,( A )方式对电路故障最敏感。 A 菊花链 B 独立请求 C 计数器定时查询 9 流水线中造成控制相关的原因是执行( A )指令而引起。 A 条件转移 B 访内 C 算逻 D 无条件转移 10 PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是( B )。 A 采用同步定时协议 B 采用分布式仲裁策略 C 具有自动配置能力 D 适合于低成本的小系统 11 下面陈述中,不属于外围设备三个基本组成部分的是(D )。 A 存储介质 B 驱动装置 C 控制电路 D 计数器 12 中断处理过程中,(B )项是由硬件完成。 A 关中断 B 开中断 C 保存CPU现场 D 恢复CPU现场 13 IEEE1394是一种高速串行I/O标准接口。以下选项中,( D )项不属于IEEE1394的协议集。 A 业务层 B 链路层 C 物理层 D 串行总线管理 14 下面陈述中,(C )项属于存储管理部件MMU的职能。 A 分区式存储管理 B 交换技术 C 分页技术 15 64位的安腾处理机设置了四类执行单元。下面陈述中,( D )项不属于安腾的执行单元。 A 浮点执行单元 B 存储器执行单元 C 转移执行单元 D 定点执行单元 第四套 1 运算器的核心功能部件是( B )。 A 数据总线 B ALU C 状态条件寄存器 D 通用寄存器 2 某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是( A )。 A 1M B 4MB C 4M D 1MB 3 某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是( D)。 A 20 B 28 C 30 D 32 4 双端口存储器所以能进行高速读/写操作,是因为采用( D )。 A 高速芯片 B 新型器件 C 流水技术 D 两套相互独立的读写电路 5 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(C )。 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 6 为确定下一条微指令的地址,通常采用断定方式,其基本思想是( C )。 A 用程序计数器PC来产生后继微指令地址 B 用微程序计数器µPC来产生后继微指令地址 C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址 D 通过指令中指定一个专门字段来控制产生后继微指令地址 7 微程序控制器中,机器指令与微指令的关系是( B )。 A 每一条机器指令由一条微指令来执行 B 每一条机器指令由一段用微指令编成的微程序来解释执行 C 一段机器指令组成的程序可由一条微指令来执行 D 一条微指令由若干条机器指令组成 8 CPU中跟踪指令后继地址的寄存器是( B )。 A 地址寄存器 B 程序计数器 C 指令寄存器 D 通用寄存器 9 某寄存器中的数值为指令码,只有CPU的(A )才能识别它。 A 指令译码器 B 判断程序 C 微指令 D 时序信号 10 为实现多级中断,保存现场信息最有效的方法是采用( B )。 A 通用寄存器 B 堆栈 C 主存 D 外存 11 采用DMA方式传送数据时,每传送一个数据,就要占用一个( C )的时间。 A 指令周期 B 机器周期 C 存储周期 D 总线周期 12 将IEEE1394串行标准接口与SCSI并行标准接口进行比较,指出下面陈述中不正确的项是( D )。 A 前者数据传输率高 B 前者数据传送的实时性好 C 前者使用6芯电缆,体积小 D 前者不具有热插拔能力 13 下面陈述中,不属于虚存机制要解决的问题项是( D )。 A 调度问题 B 地址映射问题 C 替换与更新问题 D 扩大物理主存的存储容量和字长 14 进程从运行状态转入就绪状态的可能原因是( D )。 A 被选中占有处理机时间 B 等待某一事件发生 C 等待的事件已发生 D 时间片已用完 15 安腾处理机的一组指令中,可以并行执行的指令是(B )。 A Id8 r1=[r3] B add r6=r8,r9 C SUB r3=r1,r4 D add r5=r3,r7 第五套 1 某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( A )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2 请从下面浮点运算器中的描述中选出两个描述正确的句子( AC )。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3 存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是(D )。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5 用于对某个寄存器中操作数的寻址方式为( C )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6 程序控制类的指令功能是(D )。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序 7 指令周期是指(C )。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8 描述当代流行总线结构中基本概念不正确的句子是( AC )。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是( C )。 A 256位 B 16位 C 8位 D 7位 10 发生中断请求的条件是( A )。 A 一条指令执行结束 B 一次I/O操作结束 C 机器内部发生故障 D 一次DMA操作结束 11 中断向量地址是( B )。 A 子程序入口地址 B 中断服务程序入口地址 C 中断服务程序入口地址指示器 D 例行程序入口地址 12 IEEE1394所以能实现数据传送的实时性,是因为( AC )。 A 除异步传送外,还提供同步传送方式 B 提高了时钟频率 C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式 D 能够进行热插拔 13 直接映射cache的主要优点是实现简单。这种方式的主要缺点是(B )。 A 它比其他cache映射方式价格更贵 B 如果使用中的2个或多个块映射到cache同一行,命中率则下降 C 它的存取时间大于其它cache映射方式 D cache中的块数随着主存容量增大而线性增加 14 虚拟存储器中段页式存储管理方案的特性为( D )。 A 空间浪费大,存储共享不易,存储保护容易,不能动态连接 B 空间浪费小,存储共享容易,存储保护不易,不能动态连接 C 空间浪费大,存储共享不易,存储保护容易,能动态连接 D 空间浪费小,存储共享容易,存储保护容易,能动态连接 15 安腾处理机的指令格式中,操作数寻址采用( B )。 A R-R-S型 B R-R-R型 C R-S-S型 D S-S-S型 第六套 1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。 A 并行 B 冯·诺依曼 C 智能 D 串行 2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。 A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3 以下有关运算器的描述,(C )是正确的。 A 只做加法运算 B 只做算术运算 C 算术运算与逻辑运算 D 只做逻辑运算 4 EEPROM是指( D )。 A 读写存储器 B 只读存储器 C 闪速存储器 D 电擦除可编程只读存储器 5 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。 A cache-主存 B 主存-辅存 C cache-辅存 D 通用寄存器-cache 6 RISC访内指令中,操作数的物理位置一般安排在( D )。 A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个通用寄存器 D 两个通用寄存器 7 当前的CPU由( B )组成。 A 控制器 B 控制器、运算器、cache C 运算器、主存 D 控制器、ALU、主存 8 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( A )。 A 具备同等水平 B 不具备同等水平 C 小于前者 D 大于前者 9 在集中式总线仲裁中,( A )方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链 10 CPU中跟踪指令后继地址的寄存器是( C )。 A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器 11 从信息流的传输速度来看,( A )系统工作效率最低。 A 单总线 B 双总线 C 三总线 D 多总线 12 单级中断系统中,CPU一旦响应中断,立即关闭(B )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求 13 安腾处理机的典型指令格式为( C )位。 A 32位 B 64位 C 41位 D 48位 14 下面操作中应该由特权指令完成的是( B )。 A 设置定时器的初值 B 从用户模式切换到管理员模式 C 开定时器中断 D 关中断 15 下列各项中,不属于安腾体系结构基本特征的是( D)。 A 超长指令字 B 显式并行指令计算 C 推断执行 D 超线程 第七套 1 冯·诺依曼机工作的基本方式的特点是( B )。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 2 在机器数( B )中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码 3 在定点二进制运算器中,减法运算一般通过( D )来实现。 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器 4 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D)。 A 0-64MB B 0-32MB C 0-32M D 0-64M 5 主存贮器和CPU之间增加cache的目的是( A )。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 6 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用( C )。 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 7 同步控制是( C )。 A 只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 8 描述PCI总线中基本概念不正确的句子是(C D )。 A PCI总线是一个与处理器无关的高速外围设备 B PCI总线的基本传输机制是猝发式传送 C PCI设备一定是主设备 D 系统中只允许有一条PCI总线 9 CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为( B )。 A 512KB B 1MB C 256KB D 2MB 10 为了便于实现多级中断,保存现场信息最有效的办法是采用(B)。 A 通用寄存器 B 堆栈 C 存储器 D 外存 11 特权指令是由( B/C ?)执行的机器指令。 A 中断程序 B 用户程序 C 操作系统核心程序 D I/O程序 12 虚拟存储技术主要解决存储器的( B )问题。 A 速度 B 扩大存储容量 C 成本 D 前三者兼顾 13 引入多道程序的目的在于( A )。 A 充分利用CPU,减少等待CPU时间 B 提高实时响应速度 C 有利于代码共享,减少主辅存信息交换量 D 充分利用存储器 14 64位双核安腾处理机采用了( B )技术。 A 流水 B 时间并行 C 资源重复 D 流水+资源重复 15 在安腾处理机中,控制推测技术主要用于解决( B )问题。 A 中断服务 B 与取数指令有关的控制相关 C 与转移指令有关的控制相关 D 与存数指令有关的控制相关 第八套 1 下列数中最小的数是( C )。 A (101001)2 B (52)8 C (101001)BCD D (233)16 2 某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是( D )。 A 8,512 B 512,8 C 18,8 D 19,8 3 在下面描述的汇编语言基本概念中,不正确的表述是(D )。 A 对程序员的训练要求来说,需要硬件知识 B 汇编语言对机器的依赖性高 C 用汇编语言编写程序的难度比高级语言小 D 汇编语言编写的程序执行速度比高级语言慢 4 交叉存储器实质上是一种多模块存储器,它用( A )方式执行多个独立的读写操作。 A 流水 B 资源重复 C 顺序 D 资源共享 5 寄存器间接寻址方式中,操作数在( B )。 A 通用寄存器 B 主存单元 C 程序计数器 D 堆栈 6 机器指令与微指令之间的关系是( A)。 A 用若干条微指令实现一条机器指令 B 用若干条机器指令实现一条微指令 C 用一条微指令实现一条机器指令 D 用一条机器指令实现一条微指令 7 描述多媒体CPU基本概念中,不正确的是( CD )。 A 多媒体CPU是带有MMX技术的处理器 B MMX是一种多媒体扩展结构 C MMX指令集是一种多指令流多数据流的并行处理指令 D 多媒体CPU是以超标量结构为基础的CISC机器 8 在集中式总线仲裁中,( A )方式对电路故障最敏感。 A 菊花链 B 独立请求 C 计数器定时查询 9 流水线中造成控制相关的原因是执行( A )指令而引起。 A 条件转移 B 访内 C 算逻 D 无条件转移 10 PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是(B )。 A 采用同步定时协议 B 采用分布式仲裁策略 C 具有自动配置能力 D 适合于低成本的小系统 11 下面陈述中,不属于外围设备三个基本组成部分的是( D )。 A 存储介质 B 驱动装置 C 控制电路 D 计数器 12 中断处理过程中,( B )项是由硬件完成。 A 关中断 B 开中断 C 保存CPU现场 D 恢复CPU现场 13 IEEE1394是一种高速串行I/O标准接口。以下选项中,( D )项不属于IEEE1394的协议集。 A 业务层 B 链路层 C 物理层 D 串行总线管理 14 下面陈述中,( C )项属于存储管理部件MMU的职能。 A 分区式存储管理 B 交换技术 C 分页技术 15 64位的安腾处理机设置了四类执行单元。下面陈述中,( D)项不属于安腾的执行单元。 A 浮点执行单元 B 存储器执行单元 C 转移执行单元 D 定点执行单元 第九套 1 运算器的核心功能部件是( B )。 A 数据总线 B ALU C 状态条件寄存器 D 通用寄存器 2 某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是( A )。 A 1M B 4MB C 4M D 1MB 3 某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是( D )。 A 20 B 28 C 30 D 32 4 双端口存储器所以能进行高速读/写操作,是因为采用(D )。 A 高速芯片 B 新型器件 C 流水技术 D 两套相互独立的读写电路 5 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(C )。 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 6 为确定下一条微指令的地址,通常采用断定方式,其基本思想是( C)。 A 用程序计数器PC来产生后继微指令地址 B 用微程序计数器µPC来产生后继微指令地址 C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址 D 通过指令中指定一个专门字段来控制产生后继微指令地址 7 微程序控制器中,机器指令与微指令的关系是(B )。 A 每一条机器指令由一条微指令来执行 B 每一条机器指令由一段用微指令编成的微程序来解释执行 C 一段机器指令组成的程序可由一条微指令来执行 D 一条微指令由若干条机器指令组成 8 CPU中跟踪指令后继地址的寄存器是( B )。 A 地址寄存器 B 程序计数器 C 指令寄存器 D 通用寄存器 9 某寄存器中的数值为指令码,只有CPU的( A )才能识别它。 A 指令译码器 B 判断程序 C 微指令 D 时序信号 10 为实现多级中断,保存现场信息最有效的方法是采用( B )。 A 通用寄存器 B 堆栈 C 主存 D 外存 11 采用DMA方式传送数据时,每传送一个数据,就要占用一个(C )的时间。 A 指令周期 B 机器周期 C 存储周期 D 总线周期 12 将IEEE1394串行标准接口与SCSI并行标准接口进行比较,指出下面陈述中不正确的项是( D)。 A 前者数据传输率高 B 前者数据传送的实时性好 C 前者使用6芯电缆,体积小 D 前者不具有热插拔能力 13 下面陈述中,不属于虚存机制要解决的问题项是( D )。 A 调度问题 B 地址映射问题 C 替换与更新问题 D 扩大物理主存的存储容量和字长 14 进程从运行状态转入就绪状态的可能原因是( D )。 A 被选中占有处理机时间 B 等待某一事件发生 C 等待的事件已发生 D 时间片已用完 15 安腾处理机的一组指令中,可以并行执行的指令是( B )。 A Id8 r1=[r3] B add r6=r8,r9 C SUB r3=r1,r4 D add r5=r3,r7 第十套 1 某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( A )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2 请从下面浮点运算器中的描述中选出两个描述正确的句子( AC )。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3 存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( D )。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5 用于对某个寄存器中操作数的寻址方式为( C )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6 程序控制类的指令功能是( D )。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序 7 指令周期是指( C)。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8 描述当代流行总线结构中基本概念不正确的句子是( A)。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是( C )。 A 256位 B 16位 C 8位 D 7位 10 发生中断请求的条件是( A )。 A 一条指令执行结束 B 一次I/O操作结束 C 机器内部发生故障 D 一次DMA操作结束 11 中断向量地址是( C )。 A 子程序入口地址 B 中断服务程序入口地址 C 中断服务程序入口地址指示器 D 例行程序入口地址 12 IEEE1394所以能实现数据传送的实时性,是因为( A )。 A 除异步传送外,还提供同步传送方式 B 提高了时钟频率 C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式 D 能够进行热插拔 13 直接映射cache的主要优点是实现简单。这种方式的主要缺点是( B )。 A 它比其他cache映射方式价格更贵 B 如果使用中的2个或多个块映射到cache同一行,命中率则下降 C 它的存取时间大于其它cache映射方式 D cache中的块数随着主存容量增大而线性增加 14 虚拟存储器中段页式存储管理方案的特性为(D )。 A 空间浪费大,存储共享不易,存储保护容易,不能动态连接 B 空间浪费小,存储共享容易,存储保护不易,不能动态连接 C 空间浪费大,存储共享不易,存储保护容易,能动态连接 D 空间浪费小,存储共享容易,存储保护容易,能动态连接 15 安腾处理机的指令格式中,操作数寻址采用( B )。 A R-R-S型 B R-R-R型 C R-S-S型 D S-S-S型
|
CopyRight 2018-2019 办公设备维修网 版权所有 豫ICP备15022753号-3 |